Questões de Tecnologia da Informação - Elementos de interconexão de redes de computadores - Redes de computadores
Limpar pesquisa
Questão: 51 de 521
6672d5768df21e79cb0898ff
Banca: CESPE / Cebraspe
Órgão: Agência Brasileira de Promoção de Exportações e Investimentos
Cargo(s): Analista - Operações e Segurança de Tecnologia da Informação (TIC) - Infraestrutura de TIC
Ano: 2024
Gabarito: Oficial
Matéria/Assunto: Tecnologia da Informação > Redes de Computadores > Elementos de interconexão de redes de computadores
todos os pacotes seguem a mesma rota.
cada pacote contém uma pequena porção do circuito virtual.
a configuração dos circuitos é obrigatória.
cada pacote contém os endereços completos de origem e de destino.
Questão: 52 de 521
66be5a13f0e68d3c160a971f
Banca: CESPE / Cebraspe
Órgão: Secretaria do Planejamento e Gestão do Estado do Ceará
Cargo(s): Analista de Gestão Pública - Ciência da Computação
Ano: 2024
Gabarito: Oficial
Matéria/Assunto: Tecnologia da Informação > Redes de Computadores > Elementos de interconexão de redes de computadores
Questão: 53 de 521
66bf65ac35f084f7ef0ca840
Banca: FCC
Órgão: Departamento Estadual de Trânsito do Amapá
Cargo(s): Analista - Tecnologia da Informação
Ano: 2024
Gabarito: Oficial
Matéria/Assunto: Tecnologia da Informação > Redes de Computadores > Elementos de interconexão de redes de computadores
54 e 4472.
64 e 1518.
20 e 1024.
128 e 2048.
8 e 9600.
Questão: 54 de 521
66c4cc85285fda83980c1696
Banca: CESGRANRIO
Órgão: Petrobras Transporte
Cargo(s): Análise de Sistemas - Infraestrutura
Ano: 2023
Gabarito: Oficial
Matéria/Assunto: Tecnologia da Informação > Redes de Computadores > Elementos de interconexão de redes de computadores
ponto a ponto
em barramento
em anel simples
em anel duplo
em estrela
Questão: 55 de 521
66d075e2ce4ce38ee80bc0ca
Banca: IDECAN
Órgão: Secretaria de Estado da Fazenda de Roraima
Cargo(s): Administrador de Redes de Dados
Ano: 2023
Gabarito: Oficial
Matéria/Assunto: Tecnologia da Informação > Redes de Computadores > Elementos de interconexão de redes de computadores
No código de verificação de paridade simples, uma palavra de dados de 𝑘 bits é transformada em uma palavra de código de 𝑛 bits, em que 𝑛 = 𝑘 + 1. O bit extra, denominado bit de paridade, é selecionado para tornar par, ou ímpar, o número total de bits 1s na palavra de código.
Em técnicas de soma de verificação, os bits de dados são tratados como uma sequência de números inteiros de 𝑘 bits.
Na técnica de verificação de redundância cíclica (CRC ) os geradores G podem ter 8,12, 16 e 32 bits, ou seja, 𝑟 pode ser 8, 12, 16 ou 32. Nesta técnica, cada padrão de CRC pode detectar erros de rajada de menos do que 𝑟 + 8 bits.
Todos os cálculos de CRC (cyclic redundancy check) são feitos por aritmética de módulo 2 sem “vai 1” nas adições nem “empresta 1” nas subtrações. Isso significa que a adição e a subtração são idênticas e ambas são equivalentes à operação ou exclusivo (XOR) bit a bit dos operandos.
Na técnica de verificação de paridade bidimensional os dados são organizados em uma tabela (linhas e colunas) onde para cada linha e cada coluna, é calculado 1 bit de verificação de paridade, a tabela toda é então enviada ao receptor.